03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/*
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * Copyright (c) 1995-2003 by The XFree86 Project, Inc.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * Permission is hereby granted, free of charge, to any person obtaining a
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * copy of this software and associated documentation files (the "Software"),
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * to deal in the Software without restriction, including without limitation
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * the rights to use, copy, modify, merge, publish, distribute, sublicense,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * and/or sell copies of the Software, and to permit persons to whom the
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * Software is furnished to do so, subject to the following conditions:
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * The above copyright notice and this permission notice shall be included in
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * all copies or substantial portions of the Software.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * OTHER DEALINGS IN THE SOFTWARE.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * Except as contained in this notice, the name of the copyright holder(s)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * and author(s) shall not be used in advertising or otherwise to promote
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * the sale, use or other dealings in this Software without prior written
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * authorization from the copyright holder(s) and author(s).
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/*
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * This file contains macros for the PCI Vendor and Device IDs for video
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * cards plus a few other things that are needed in drivers or elsewhere.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * This information is used in several ways:
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * 1. It is used by drivers and/or other code.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * 2. It is used by the pciid2c.pl script to determine what vendor data to
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * include in the pcidata module that the X server loads.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * 3. A side-effect of 2. affects how config-generation works for
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * otherwise "unknown" cards.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * Don't add entries here for vendors that don't make video cards,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * or for non-video devices unless they're needed by a driver or elsewhere.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * A comprehensive set of PCI vendor, device and subsystem data is
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * auto-generated from the ../etc/pci.ids file using the pciids2c.pl script,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * and is used in scanpci utility. Don't modify the pci.ids file. If
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * new/corrected entries are required, add them to ../etc/extrapci.ids.
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#ifndef _XF86_PCIINFO_H
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define _XF86_PCIINFO_H
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#warning "xf86PciInfo.h is deprecated. For greater compatibility, drivers should include necessary PCI IDs locally rather than relying on this file from xorg-server."
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* PCI Pseudo Vendor */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_GENERIC 0x00FF
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_REAL3D 0x003D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_COMPAQ 0x0E11
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_ATI 0x1002
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_AVANCE 0x1005
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_TSENG 0x100C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NS 0x100B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_WEITEK 0x100E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_VIDEOLOGIC 0x1010
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_DIGITAL 0x1011
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_CIRRUS 0x1013
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_AMD 0x1022
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_TRIDENT 0x1023
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_ALI 0x1025
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_DELL 0x1028
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_MATROX 0x102B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_CHIPSTECH 0x102C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_MIRO 0x1031
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NEC 0x1033
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_SIS 0x1039
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_HP 0x103C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_SGS 0x104A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_TI 0x104C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_SONY 0x104D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_OAK 0x104E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_MOTOROLA 0x1057
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NUMNINE 0x105D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_CYRIX 0x1078
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_SUN 0x108E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_DIAMOND 0x1092
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_BROOKTREE 0x109E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NEOMAGIC 0x10C8
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NVIDIA 0x10DE
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_IMS 0x10E0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_INTEGRAPHICS 0x10EA
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_ALLIANCE 0x1142
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_RENDITION 0x1163
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_3DFX 0x121A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_SMI 0x126F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_TRITECH 0x1292
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_NVIDIA_SGS 0x12D2
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_VMWARE 0x15AD
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_AST 0x1A03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_3DLABS 0x3D3D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_AVANCE_2 0x4005
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_HERCULES 0x4843
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_S3 0x5333
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_INTEL 0x8086
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_VENDOR_ARK 0xEDD8
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Generic */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VGA 0x0000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8514 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Real 3D */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I740_PCI 0x00D1
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Compaq */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QV1280 0x3033
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* ATI */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3150 0x3150
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3151 0x3151
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3152 0x3152
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3153 0x3153
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3154 0x3154
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3156 0x3156
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E50 0x3E50
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E51 0x3E51
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E52 0x3E52
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E53 0x3E53
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E54 0x3E54
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV380_3E56 0x3E56
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS100_4136 0x4136
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS200_4137 0x4137
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_AD 0x4144
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_AE 0x4145
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_AF 0x4146
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_AG 0x4147
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_AH 0x4148
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_AI 0x4149
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_AJ 0x414A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_AK 0x414B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_AP 0x4150
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_AQ 0x4151
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV360_AR 0x4152
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_AS 0x4153
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_AT 0x4154
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_4155 0x4155
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_AV 0x4156
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH32 0x4158
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS250_4237 0x4237
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_BB 0x4242
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_BC 0x4243
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS100_4336 0x4336
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS200_4337 0x4337
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64CT 0x4354
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64CX 0x4358
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS250_4437 0x4437
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64ET 0x4554
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GB 0x4742
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GD 0x4744
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GI 0x4749
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GL 0x474C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GM 0x474D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GN 0x474E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GO 0x474F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GP 0x4750
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GQ 0x4751
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GR 0x4752
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GS 0x4753
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GT 0x4754
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GU 0x4755
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GV 0x4756
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GW 0x4757
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GX 0x4758
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GY 0x4759
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64GZ 0x475A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Id 0x4964
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Ie 0x4965
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_If 0x4966
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Ig 0x4967
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JH 0x4A48
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JI 0x4A49
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JJ 0x4A4A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JK 0x4A4B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JL 0x4A4C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JM 0x4A4D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JN 0x4A4E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_4A4F 0x4A4F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_JP 0x4A50
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R420_4A54 0x4A54
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R481_4B49 0x4B49
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R481_4B4A 0x4B4A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R481_4B4B 0x4B4B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R481_4B4C 0x4B4C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LB 0x4C42
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LD 0x4C44
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128LE 0x4C45
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128LF 0x4C46
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LG 0x4C47
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LI 0x4C49
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LM 0x4C4D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LN 0x4C4E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LP 0x4C50
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LQ 0x4C51
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LR 0x4C52
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64LS 0x4C53
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_LW 0x4C57
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_LX 0x4C58
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_LY 0x4C59
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_LZ 0x4C5A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Ld 0x4C64
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Le 0x4C65
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Lf 0x4C66
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Lg 0x4C67
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV250_Ln 0x4C6E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128MF 0x4D46
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128ML 0x4D4C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_ND 0x4E44
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_NE 0x4E45
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_NF 0x4E46
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R300_NG 0x4E47
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_NH 0x4E48
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_NI 0x4E49
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R360_NJ 0x4E4A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R350_NK 0x4E4B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NP 0x4E50
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NQ 0x4E51
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NR 0x4E52
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NS 0x4E53
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NT 0x4E54
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV350_NV 0x4E56
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PA 0x5041
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PB 0x5042
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PC 0x5043
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PD 0x5044
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PE 0x5045
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PF 0x5046
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PG 0x5047
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PH 0x5048
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PI 0x5049
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PJ 0x504A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PK 0x504B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PL 0x504C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PM 0x504D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PN 0x504E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PO 0x504F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PP 0x5050
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PQ 0x5051
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PR 0x5052
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PS 0x5053
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PT 0x5054
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PU 0x5055
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PV 0x5056
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PW 0x5057
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128PX 0x5058
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_QD 0x5144
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_QE 0x5145
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_QF 0x5146
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RADEON_QG 0x5147
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QH 0x5148
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QI 0x5149
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QJ 0x514A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QK 0x514B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QL 0x514C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QM 0x514D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QN 0x514E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R200_QO 0x514F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV200_QW 0x5157
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV200_QX 0x5158
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV100_QY 0x5159
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV100_QZ 0x515A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RN50_515E 0x515E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128RE 0x5245
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128RF 0x5246
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128RG 0x5247
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128RK 0x524B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128RL 0x524C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SE 0x5345
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SF 0x5346
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SG 0x5347
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SH 0x5348
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SK 0x534B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SL 0x534C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SM 0x534D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128SN 0x534E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TF 0x5446
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TL 0x544C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TR 0x5452
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TS 0x5453
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TT 0x5454
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RAGE128TU 0x5455
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5460 0x5460
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5461 0x5461
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5462 0x5462
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5463 0x5463
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5464 0x5464
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5465 0x5465
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5466 0x5466
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5467 0x5467
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UH 0x5548
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UI 0x5549
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UJ 0x554A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UK 0x554B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_554C 0x554C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_554D 0x554D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_554E 0x554E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_554F 0x554F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_5550 0x5550
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UQ 0x5551
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UR 0x5552
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_UT 0x5554
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_564A 0x564A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_564B 0x564B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_564F 0x564F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5652 0x5652
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5653 0x5653
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64VT 0x5654
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64VU 0x5655
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MACH64VV 0x5656
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS300_5834 0x5834
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS300_5835 0x5835
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS300_5836 0x5836
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS300_5837 0x5837
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS480_5954 0x5954
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS480_5955 0x5955
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5960 0x5960
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5961 0x5961
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5962 0x5962
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5964 0x5964
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5965 0x5965
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RN50_5969 0x5969
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS482_5974 0x5974
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS482_5975 0x5975
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS400_5A41 0x5A41
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS400_5A42 0x5A42
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RC410_5A61 0x5A61
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RC410_5A62 0x5A62
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B60 0x5B60
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B61 0x5B61
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B62 0x5B62
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B63 0x5B63
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B64 0x5B64
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B65 0x5B65
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B66 0x5B66
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV370_5B67 0x5B67
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5C61 0x5C61
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV280_5C63 0x5C63
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_5D48 0x5D48
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_5D49 0x5D49
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R430_5D4A 0x5D4A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D4C 0x5D4C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D4D 0x5D4D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D4E 0x5D4E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D4F 0x5D4F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D50 0x5D50
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R480_5D52 0x5D52
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R423_5D57 0x5D57
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E48 0x5E48
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E4A 0x5E4A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E4B 0x5E4B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E4C 0x5E4C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E4D 0x5E4D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RV410_5E4F 0x5E4F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS350_7834 0x7834
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RS350_7835 0x7835
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* ASPEED Technology (AST) */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AST2000 0x2000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Avance Logic */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ALG2064 0x2064
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ALG2301 0x2301
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ALG2501 0x2501
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Tseng */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET4000_W32P_A 0x3202
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET4000_W32P_B 0x3205
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET4000_W32P_D 0x3206
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET4000_W32P_C 0x3207
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET6000 0x3208
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ET6300 0x4702
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Weitek */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_P9000 0x9001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_P9100 0x9100
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Digital */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_DC21050 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_DEC21030 0x0004
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TGA2 0x000D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Cirrus Logic */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD7548 0x0038
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD7555 0x0040
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5430 0x00A0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5434_4 0x00A4
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5434_8 0x00A8
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5436 0x00AC
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5446 0x00B8
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5480 0x00BC
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5462 0x00D0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5464 0x00D4
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5464BD 0x00D5
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD5465 0x00D6
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_6729 0x1100
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_6832 0x1110
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD7542 0x1200
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD7543 0x1202
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GD7541 0x1204
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* AMD */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AMD761 0x700E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Trident */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_2100 0x2100
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8400 0x8400
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8420 0x8420
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8500 0x8500
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8520 0x8520
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8600 0x8600
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8620 0x8620
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_8820 0x8820
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9320 0x9320
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9388 0x9388
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9397 0x9397
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_939A 0x939A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9420 0x9420
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9440 0x9440
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9520 0x9520
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9525 0x9525
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9540 0x9540
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9660 0x9660
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9750 0x9750
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9850 0x9850
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9880 0x9880
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_9910 0x9910
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* ALI */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_M1435 0x1435
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Matrox */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGA2085 0x0518
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGA2064 0x0519
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGA1064 0x051A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGA2164 0x051B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGA2164_AGP 0x051F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG200_PCI 0x0520
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG200 0x0521
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG400 0x0525
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG550 0x2527
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_IMPRESSION 0x0D10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG100_PCI 0x1000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MGAG100 0x1001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_G400_TH 0x2179
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_MILL_G200_SD 0xFF00
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_PROD_G100_SD 0xFF01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_MYST_G200_SD 0xFF02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_MILL_G200_SG 0xFF03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_MARV_G200_SD 0xFF04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Chips & Tech */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_65545 0x00D8
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_65548 0x00DC
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_65550 0x00E0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_65554 0x00E4
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_65555 0x00E5
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_68554 0x00F4
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_69000 0x00C0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_69030 0x0C30
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Miro */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZR36050 0x5601
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* NEC */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_POWER_VR 0x0046
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* SiS */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG86C201 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG86C202 0x0002
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG85C503 0x0008
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS5597 0x0200
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Agregado por Carlos Duclos & Manuel Jander */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS82C204 0x0204
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG86C205 0x0205
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG86C215 0x0215
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SG86C225 0x0225
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C501 0x0406
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C496 0x0496
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C601 0x0601
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C5107 0x5107
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C5511 0x5511
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_85C5513 0x5513
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS5571 0x5571
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS5597_2 0x5597
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS530 0x6306
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS6326 0x6326
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS7001 0x7001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS300 0x0300
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS315H 0x0310
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS315PRO 0x0325
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS330 0x0330
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS630 0x6300
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS540 0x5300
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS550 0x5315
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS650 0x6325
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIS730 0x7300
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Hewlett-Packard */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ELROY 0x1054
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX1_SBA 0x1229
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX1_IOC 0x122A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX1_LBA 0x122E /* a.k.a. Mercury */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX1_AGP8 0x12B4 /* a.k.a. QuickSilver */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX2_LBA 0x12EE
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX2_SBA 0x4030
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX2_IOC 0x4031
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ZX2_PCIE 0x4037
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* SGS */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_STG2000 0x0008
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_STG1764 0x0009
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_KYROII 0x0010
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Texas Instruments */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TI_PERMEDIA 0x3D04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TI_PERMEDIA2 0x3D07
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Oak */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_OTI107 0x0107
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Number Nine */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I128 0x2309
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I128_2 0x2339
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I128_T2R 0x493D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I128_T2R4 0x5348
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Sun */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_EBUS 0x1000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_HAPPY_MEAL 0x1001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SIMBA 0x5000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PSYCHO 0x8000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SCHIZO 0x8001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SABRE 0xA000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_HUMMINGBIRD 0xA001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* BrookTree */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_BT848 0x0350
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_BT849 0x0351
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* NVIDIA */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NV1 0x0008
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_DAC64 0x0009
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TNT 0x0020
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TNT2 0x0028
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_UTNT2 0x0029
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VTNT2 0x002C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_UVTNT2 0x002D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_ITNT2 0x00A0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE_256 0x0100
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE_DDR 0x0101
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO 0x0103
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_MX 0x0110
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_MX_100 0x0111
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_GO 0x0112
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO2_MXR 0x0113
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_GTS 0x0150
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_TI 0x0151
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE2_ULTRA 0x0152
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO2_PRO 0x0153
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_MX_460 0x0170
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_MX_440 0x0171
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_MX_420 0x0172
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_440_GO 0x0174
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_420_GO 0x0175
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_420_GO_M32 0x0176
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_500XGL 0x0178
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_440_GO_M64 0x0179
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_200 0x017A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_550XGL 0x017B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_500_GOGL 0x017C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_IGEFORCE2 0x01A0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE3 0x0200
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE3_TI_200 0x0201
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE3_TI_500 0x0202
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO_DCC 0x0203
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_TI_4600 0x0250
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_TI_4400 0x0251
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GEFORCE4_TI_4200 0x0253
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_900XGL 0x0258
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_750XGL 0x0259
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_QUADRO4_700XGL 0x025B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* NVIDIA & SGS */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_RIVA128 0x0018
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* IMS */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_IMSTT128 0x9128
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_IMSTT3D 0x9135
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Alliance Semiconductor */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AP6410 0x3210
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AP6422 0x6422
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AT24 0x6424
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AT3D 0x643D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* 3dfx Interactive */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VOODOO_GRAPHICS 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VOODOO2 0x0002
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_BANSHEE 0x0003
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VOODOO3 0x0005
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VOODOO5 0x0009
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_VOODOO3_2000 0x0036
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CARD_VOODOO3_3000 0x003A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Rendition */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_V1000 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_V2x00 0x2000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* 3Dlabs */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_300SX 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_500TX 0x0002
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_DELTA 0x0003
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PERMEDIA 0x0004
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_MX 0x0006
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PERMEDIA2 0x0007
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GAMMA 0x0008
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PERMEDIA2V 0x0009
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PERMEDIA3 0x000A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PERMEDIA4 0x000C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R4 0x000D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_GAMMA2 0x000E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_R4ALT 0x0011
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* S3 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PLATO 0x0551
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE 0x5631
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TRIO 0x8811
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_AURORA64VP 0x8812
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TRIO64UVP 0x8814
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_VX 0x883D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_868 0x8880
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_928 0x88B0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_864_0 0x88C0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_864_1 0x88C1
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_964_0 0x88D0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_964_1 0x88D1
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_968 0x88F0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TRIO64V2_DXGX 0x8901
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PLATO_PX 0x8902
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_Trio3D 0x8904
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_DXGX 0x8A01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_GX2 0x8A10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_Trio3D_2X 0x8A13
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE3D 0x8A20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE3D_MV 0x8A21
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE4 0x8A22
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PROSAVAGE_PM 0x8A25
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PROSAVAGE_KM 0x8A26
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_MX 0x8C01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_MXPLUS 0x8C02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VIRGE_MXP 0x8C03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE_MX_MV 0x8C10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE_MX 0x8C11
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE_IX_MV 0x8C12
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE_IX 0x8C13
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_MX128 0x8C22
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_MX64 0x8C24
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_MX64C 0x8C26
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IX128SDR 0x8C2A
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IX128DDR 0x8C2B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IX64SDR 0x8C2C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IX64DDR 0x8C2D
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IXCSDR 0x8C2E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SUPSAV_IXCDDR 0x8C2F
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_S3TWISTER_P 0x8D01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_S3TWISTER_K 0x8D02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PROSAVAGE_DDR 0x8D03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_PROSAVAGE_DDRK 0x8D04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SAVAGE2000 0x9102
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* ARK Logic */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_1000PV 0xA091
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_2000PV 0xA099
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_2000MT 0xA0A1
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_2000MI 0xA0A9
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Tritech Microelectronics */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_TR25202 0xFC02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Neomagic */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2070 0x0001
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2090 0x0002
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2093 0x0003
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2097 0x0083
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2160 0x0004
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2200 0x0005
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2230 0x0025
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2360 0x0006
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_NM2380 0x0016
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Intel */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I815_BRIDGE 0x1130
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I815 0x1132
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_82801_P2P 0x244E
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_845_G_BRIDGE 0x2560
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_845_G 0x2562
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I830_M_BRIDGE 0x3575
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I830_M 0x3577
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810_BRIDGE 0x7120
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810 0x7121
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810_DC100_BRIDGE 0x7122
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810_DC100 0x7123
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810_E_BRIDGE 0x7124
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I810_E 0x7125
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_I740_AGP 0x7800
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_460GX_PXB 0x84CB
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_460GX_SAC 0x84E0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_460GX_GXB_2 0x84E2 /* PCI function 2 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_460GX_WXB 0x84E6
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_460GX_GXB_1 0x84EA /* PCI function 1 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Silicon Motion Inc. */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI910 0x0910
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI810 0x0810
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI820 0x0820
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI710 0x0710
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI712 0x0712
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI720 0x0720
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_SMI731 0x0730
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* VMware */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VMWARE0405 0x0405
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCI_CHIP_VMWARE0710 0x0710
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#endif /* _XF86_PCIINFO_H */