03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#include <xf86RamDac.h>
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT RamDacHelperRecPtr IBMramdacProbe(ScrnInfoPtr pScrn,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacSupportedInfoRecPtr
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync ramdacs);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdacSave(ScrnInfoPtr pScrn, RamDacRecPtr RamDacRec,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacRegRecPtr RamDacRegRec);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdacRestore(ScrnInfoPtr pScrn,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacRecPtr RamDacRec,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacRegRecPtr RamDacRegRec);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdac526SetBpp(ScrnInfoPtr pScrn,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacRegRecPtr RamDacRegRec);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdac640SetBpp(ScrnInfoPtr pScrn,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RamDacRegRecPtr RamDacRegRec);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT unsigned long IBMramdac526CalculateMNPCForClock(unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RefClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync ReqClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync char
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync IsPixClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync MinClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync MaxClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rM,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rN,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rP,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rC);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT unsigned long IBMramdac640CalculateMNPCForClock(unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync RefClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync ReqClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync char
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync IsPixClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync MinClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync MaxClock,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rM,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rN,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rP,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync unsigned long
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync *rC);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdac526HWCursorInit(xf86CursorInfoPtr infoPtr);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT void IBMramdac640HWCursorInit(xf86CursorInfoPtr infoPtr);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsynctypedef void IBMramdac526SetBppProc(ScrnInfoPtr, RamDacRegRecPtr);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsyncextern _X_EXPORT IBMramdac526SetBppProc *IBMramdac526SetBppWeak(void);
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM524_RAMDAC ((VENDOR_IBM << 16) | 0x00)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM524A_RAMDAC ((VENDOR_IBM << 16) | 0x01)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM525_RAMDAC ((VENDOR_IBM << 16) | 0x02)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM526_RAMDAC ((VENDOR_IBM << 16) | 0x03)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM526DB_RAMDAC ((VENDOR_IBM << 16) | 0x04)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM528_RAMDAC ((VENDOR_IBM << 16) | 0x05)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM528A_RAMDAC ((VENDOR_IBM << 16) | 0x06)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM624_RAMDAC ((VENDOR_IBM << 16) | 0x07)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM624DB_RAMDAC ((VENDOR_IBM << 16) | 0x08)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_RAMDAC ((VENDOR_IBM << 16) | 0x09)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/*
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync * IBM Ramdac registers
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_REF_FREQ_1 14.31818
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_REF_FREQ_2 50.00000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_rev 0x00
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_id 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misc_clock 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sync 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_hsync_pos 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pwr_mgmt 0x05
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_dac_op 0x06
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pal_ctrl 0x07
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk 0x08 /* not RGB525 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pix_fmt 0x0a
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_8bpp 0x0b
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_16bpp 0x0c
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_24bpp 0x0d
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_32bpp 0x0e
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pll_ctrl1 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pll_ctrl2 0x11
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pll_ref_div_fix 0x14
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_ref_div 0x15 /* not RGB525 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_vco_div 0x16 /* not RGB525 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* #define IBMRGB_f0 0x20 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_n 0x15
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_m 0x16
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_p 0x17
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_sysclk_c 0x18
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_m0 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_n0 0x21
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_p0 0x22
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_c0 0x23
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_m1 0x24
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_n1 0x25
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_p1 0x26
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_c1 0x27
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_m2 0x28
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_n2 0x29
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_p2 0x2a
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_c2 0x2b
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_m3 0x2c
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_n3 0x2d
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_p3 0x2e
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_c3 0x2f
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs 0x30
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_xl 0x31
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_xh 0x32
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_yl 0x33
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_yh 0x34
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_hot_x 0x35
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_hot_y 0x36
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col1_r 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col1_g 0x41
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col1_b 0x42
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col2_r 0x43
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col2_g 0x44
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col2_b 0x45
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col3_r 0x46
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col3_g 0x47
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_col3_b 0x48
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_border_col_r 0x60
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_border_col_g 0x61
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_botder_col_b 0x62
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_key 0x68
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_key_mask 0x6C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misc1 0x70
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misc2 0x71
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misc3 0x72
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misc4 0x73 /* not RGB525 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_key_control 0x78
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_dac_sense 0x82
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misr_r 0x84
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misr_g 0x86
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_misr_b 0x88
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pll_vco_div_in 0x8e
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_pll_ref_div_in 0x8f
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_vram_mask_0 0x90
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_vram_mask_1 0x91
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_vram_mask_2 0x92
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_vram_mask_3 0x93
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBMRGB_curs_array 0x100
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* Constants rgb525.h */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_REVISION_LEVEL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB525_PRODUCT_REV_LEVEL 0xf0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_ID */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB525_PRODUCT_ID 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_MISC_CTRL_1 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define MISR_CNTL_ENABLE 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VMSK_CNTL_ENABLE 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PADR_RDMT_RDADDR 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PADR_RDMT_PAL_STATE 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SENS_DSAB_DISABLE 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SENS_SEL_BIT3 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SENS_SEL_BIT7 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VRAM_SIZE_32 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VRAM_SIZE_64 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_MISC_CTRL_2 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCLK_SEL_LCLK 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCLK_SEL_PLL 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PCLK_SEL_EXT 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define INTL_MODE_ENABLE 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define BLANK_CNTL_ENABLE 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define COL_RES_6BIT 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define COL_RES_8BIT 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PORT_SEL_VGA 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PORT_SEL_VRAM 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_MISC_CTRL_3 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SWAP_RB 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SWAP_WORD_LOHI 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SWAP_WORD_HILO 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SWAP_NIB_HILO 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SWAP_NIB_LOHI 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_MISC_CLK_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_CLK_ENABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_CLK_DISABLE 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SCLK_ENABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SCLK_DISABLE 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B24P_DDOT_PLL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B24P_DDOT_SCLK 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_DIV_PLL_1 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_DIV_PLL_2 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_DIV_PLL_4 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_DIV_PLL_8 0x06
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_DIV_PLL_16 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_ENABLE 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_SYNC_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DLY_CNTL_ADD 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DLY_SYNC_NOADD 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CSYN_INVT_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CSYN_INVT_ENABLE 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_INVT_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_INVT_ENABLE 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_INVT_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_INVT_ENABLE 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_CNTL_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_CNTL_HIGH 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_CNTL_LOW 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VSYN_CNTL_DISABLE 0x0C
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_CNTL_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_CNTL_HIGH 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_CNTL_LOW 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_CNTL_DISABLE 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_HSYNC_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define HSYN_POS(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_POWER_MANAGEMENT */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SCLK_PWR_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SCLK_PWR_DISABLE 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_PWR_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DDOT_PWR_DISABLE 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SYNC_PWR_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SYNC_PWR_DISABLE 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define ICLK_PWR_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define ICLK_PWR_DISABLE 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DAC_PWR_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DAC_PWR_DISABLE 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_DAC_OPERATION */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SOG_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SOG_ENABLE 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define BRB_NORMAL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define BRB_ALWAYS 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DSR_DAC_SLOW 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DSR_DAC_FAST 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DPE_DISABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define DPE_ENABLE 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PALETTE_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SIXBIT_LINEAR_ENABLE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SIXBIT_LINEAR_DISABLE 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PALETTE_PARITION(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PIXEL_FORMAT */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIXEL_FORMAT_4BPP 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIXEL_FORMAT_8BPP 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIXEL_FORMAT_16BPP 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIXEL_FORMAT_24BPP 0x05
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIXEL_FORMAT_32BPP 0x06
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_8BPP_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B8_DCOL_INDIRECT 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B8_DCOL_DIRECT 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_16BPP_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_DCOL_INDIRECT 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_DCOL_DYNAMIC 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_DCOL_DIRECT 0xC0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_POL_FORCE_BYPASS 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_POL_FORCE_LOOKUP 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_ZIB 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_LINEAR 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_555 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_565 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_SPARSE 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B16_CONTIGUOUS 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_24BPP_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B24_DCOL_INDIRECT 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B24_DCOL_DIRECT 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_32BPP_CTRL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B32_POL_FORCE_BYPASS 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B32_POL_FORCE_LOOKUP 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B32_DCOL_INDIRECT 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B32_DCOL_DYNAMIC 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define B32_DCOL_DIRECT 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PLL_CTRL_1 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define REF_SRC_REFCLK 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define REF_SRC_EXTCLK 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_EXT_FS_3_0 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_EXT_FS_2_0 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_CNTL2_3_0 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_CNTL2_2_0 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PLL_CTRL_2 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_INT_FS_3_0(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PLL_INT_FS_2_0(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PLL_REF_DIV_COUNT */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define REF_DIV_COUNT(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_F0 - RGB525_F15 */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define VCO_DIV_COUNT(n) (n)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_PLL_REFCLK values */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB525_PLL_REFCLK_MHz(n) ((n)/2)
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_CURSOR_CONTROL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SMLC_PART_0 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SMLC_PART_1 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SMLC_PART_2 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define SMLC_PART_3 0xC0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIX_ORDER_RL 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define PIX_ORDER_LR 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define LOC_READ_LAST 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define LOC_READ_ACTUAL 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define UPDT_CNTL_DELAYED 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define UPDT_CNTL_IMMEDIATE 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_SIZE_32 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_SIZE_64 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_MODE_OFF 0x0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_MODE_3_COLOR 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_MODE_2_COLOR_HL 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define CURSOR_MODE_2_COLOR 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_REVISION_LEVEL */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define REVISION_LEVEL 0xF0 /* predefined */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* RGB525_ID */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define ID_CODE 0x01 /* predefined */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* MISR status */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB525_MISR_DONE 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync/* the IBMRGB640 is rather different from the rest of the RAMDACs,
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync so we define a completely new set of register names for it */
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_07_00 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_15_08 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_23_16 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_31_24 0x05
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_WID_03_00 0x06
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_WID_07_04 0x07
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SER_MODE 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_2_1 0x00
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_4_1 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_8_1 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_16_1 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_16_3 0x05
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SER_5_1 0x06
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_PIXEL_INTERLEAVE 0x09
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_MISC_CONF 0x0a
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PCLK 0x00
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PCLK_2 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PCLK_4 0x80
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PCLK_8 0xc0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PSIZE10 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_LCI 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_WIDCTL_MASK 0x07
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_VGA_CONTROL 0x0b
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_RDBK 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PSIZE8 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_VRAM 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_DAC_CONTROL 0x0d
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_MONO 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_DACENBL 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SHUNT 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_SLOWSLEW 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_OUTPUT_CONTROL 0x0e
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_RDAI 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_WDAI 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_WATCTL 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_SYNC_CONTROL 0x0f
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PWR 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_VSP 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_HSP 0x08
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CSE 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CSG 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_BPE 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_PLL_N 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_PLL_M 0x11
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_PLL_P 0x12
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_PLL_CTL 0x13
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PLL_EN 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PLL_HIGH 0x10
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_PLL_LOW 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_AUX_PLL_CTL 0x17
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_AUXPLL 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_AUX_HI 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_AUX_LO 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CHROMA_KEY0 0x20
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CHROMA_MASK0 0x21
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_X_LOW 0x40
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_X_HIGH 0x41
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_Y_LOW 0x42
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_Y_HIGH 0x43
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_OFFSETX 0x44
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_OFFSETY 0x45
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURSOR_CONTROL 0x4B
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CURS_OFF 0x00
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CURS_MODE0 0x01
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CURS_MODE1 0x02
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CURS_MODE2 0x03
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define IBM640_CURS_ADV 0x04
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CROSSHAIR_CONTROL 0x57
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_VRAM_MASK0 0xf0
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_VRAM_MASK1 0xf1
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_VRAM_MASK2 0xf2
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_DIAGS 0xfa
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_WRITE 0x1000
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_COL0 0x4800
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_COL1 0x4801
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_COL2 0x4802
03532efdc331b598d3dedc8cc7477641c3b0dd12vboxsync#define RGB640_CURS_COL3 0x4803