8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#include <xf86RamDac.h>
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT unsigned long TIramdacCalculateMNPForClock(unsigned long RefClock,
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync unsigned long ReqClock, char IsPixClock, unsigned long MinClock,
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync unsigned long MaxClock, unsigned long *rM, unsigned long *rN,
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync unsigned long *rP);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT RamDacHelperRecPtr TIramdacProbe(ScrnInfoPtr pScrn, RamDacSupportedInfoRecPtr ramdacs);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdacSave(ScrnInfoPtr pScrn, RamDacRecPtr RamDacRec, RamDacRegRecPtr RamDacRegRec);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdacRestore(ScrnInfoPtr pScrn, RamDacRecPtr RamDacRec, RamDacRegRecPtr RamDacRegRec);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdac3026SetBpp(ScrnInfoPtr pScrn, RamDacRegRecPtr RamDacRegRec);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdac3030SetBpp(ScrnInfoPtr pScrn, RamDacRegRecPtr RamDacRegRec);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdacHWCursorInit(xf86CursorInfoPtr infoPtr);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT void TIramdacLoadPalette( ScrnInfoPtr pScrn, int numColors, int *indices,
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync LOCO *colors, VisualPtr pVisual);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsynctypedef void TIramdacLoadPaletteProc(ScrnInfoPtr, int, int *, LOCO *,
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync VisualPtr);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsyncextern _X_EXPORT TIramdacLoadPaletteProc *TIramdacLoadPaletteWeak(void);
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TI3030_RAMDAC (VENDOR_TI << 16) | 0x00
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TI3026_RAMDAC (VENDOR_TI << 16) | 0x01
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync/*
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync * TI Ramdac registers
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync */
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_rev 0x01
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_ind_curs_ctrl 0x06
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_byte_router_ctrl 0x07
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_latch_ctrl 0x0f
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_true_color_ctrl 0x18
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_multiplex_ctrl 0x19
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_clock_select 0x1a
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_palette_page 0x1c
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_general_ctrl 0x1d
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_misc_ctrl 0x1e
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_pll_addr 0x2c
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_pll_pixel_data 0x2d
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_pll_memory_data 0x2e
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_pll_loop_data 0x2f
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_over_low 0x30
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_over_high 0x31
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_red_low 0x32
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_red_high 0x33
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_green_low 0x34
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_green_high 0x35
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_blue_low 0x36
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_blue_high 0x37
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_key_ctrl 0x38
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_clock_ctrl 0x39
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_sense_test 0x3a
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_test_mode_data 0x3b
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_crc_remain_lsb 0x3c
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_crc_remain_msb 0x3d
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_crc_bit_select 0x3e
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_id 0x3f
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync/* These are pll values that are accessed via TIDAC_pll_pixel_data */
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_PIXEL_N 0x80
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_PIXEL_M 0x81
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_PIXEL_P 0x82
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_PIXEL_VALID 0x83
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync/* These are pll values that are accessed via TIDAC_pll_loop_data */
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_LOOP_N 0x90
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_LOOP_M 0x91
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_LOOP_P 0x92
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_LOOP_VALID 0x93
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync/* Direct mapping addresses */
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_INDEX 0xa0
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_PALETTE_DATA 0xa1
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_READ_MASK 0xa2
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_READ_ADDR 0xa3
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_WRITE_ADDR 0xa4
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_COLOR 0xa5
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_READ_ADDR 0xa7
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_CTL 0xa9
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_INDEXED_DATA 0xaa
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_RAM_DATA 0xab
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_XLOW 0xac
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_XHIGH 0xad
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_YLOW 0xae
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_CURS_YHIGH 0xaf
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_sw_reset 0xff
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync/* Constants */
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_TVP_3026_ID 0x26
8c3d541c7ee7442f570b22eca3d82808b35b0385vboxsync#define TIDAC_TVP_3030_ID 0x30