Lines Matching refs:a0

135 #define FNIEMOP_CALL_1(a_pfn, a0)                           (a_pfn)(pIemCpu, a0)
136 #define FNIEMOP_CALL_2(a_pfn, a0, a1) (a_pfn)(pIemCpu, a0, a1)
556 #define IEM_MC_CALL_VOID_AIMPL_1(a_pfn, a0) \
557 do { CHK_CALL_ARG(a0, 0); } while (0)
558 #define IEM_MC_CALL_VOID_AIMPL_2(a_pfn, a0, a1) \
559 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); } while (0)
560 #define IEM_MC_CALL_VOID_AIMPL_3(a_pfn, a0, a1, a2) \
561 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); } while (0)
562 #define IEM_MC_CALL_VOID_AIMPL_4(a_pfn, a0, a1, a2, a3) \
563 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); CHK_CALL_ARG(a3, 3); } while (0)
564 #define IEM_MC_CALL_AIMPL_3(a_rc, a_pfn, a0, a1, a2) \
565 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); (a_rc) = VINF_SUCCESS; } while (0)
566 #define IEM_MC_CALL_AIMPL_4(a_rc, a_pfn, a0, a1, a2, a3) \
567 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); CHK_CALL_ARG(a3, 3); (a_rc) = VINF_SUCCESS; } while (0)
569 #define IEM_MC_CALL_CIMPL_1(a_pfnCImpl, a0) \
570 do { CHK_CALL_ARG(a0, 0); } while (0)
571 #define IEM_MC_CALL_CIMPL_2(a_pfnCImpl, a0, a1) \
572 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); } while (0)
573 #define IEM_MC_CALL_CIMPL_3(a_pfnCImpl, a0, a1, a2) \
574 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); } while (0)
575 #define IEM_MC_CALL_CIMPL_4(a_pfnCImpl, a0, a1, a2, a3) \
576 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); CHK_CALL_ARG(a3, 3); } while (0)
577 #define IEM_MC_CALL_CIMPL_5(a_pfnCImpl, a0, a1, a2, a3, a4) \
578 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); CHK_CALL_ARG(a3, 3); CHK_CALL_ARG(a4, 4); } while (0)
580 #define IEM_MC_DEFER_TO_CIMPL_1(a_pfnCImpl, a0) (VINF_SUCCESS)
581 #define IEM_MC_DEFER_TO_CIMPL_2(a_pfnCImpl, a0, a1) (VINF_SUCCESS)
582 #define IEM_MC_DEFER_TO_CIMPL_3(a_pfnCImpl, a0, a1, a2) (VINF_SUCCESS)
584 #define IEM_MC_CALL_FPU_AIMPL_1(a_pfnAImpl, a0) \
585 do { CHK_CALL_ARG(a0, 0); } while (0)
586 #define IEM_MC_CALL_FPU_AIMPL_2(a_pfnAImpl, a0, a1) \
587 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); } while (0)
588 #define IEM_MC_CALL_FPU_AIMPL_3(a_pfnAImpl, a0, a1, a2) \
589 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2); } while (0)
619 #define IEM_MC_CALL_MMX_AIMPL_2(a_pfnAImpl, a0, a1) \
620 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); } while (0)
621 #define IEM_MC_CALL_MMX_AIMPL_3(a_pfnAImpl, a0, a1, a2) \
622 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2);} while (0)
623 #define IEM_MC_CALL_SSE_AIMPL_2(a_pfnAImpl, a0, a1) \
624 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); } while (0)
625 #define IEM_MC_CALL_SSE_AIMPL_3(a_pfnAImpl, a0, a1, a2) \
626 do { CHK_CALL_ARG(a0, 0); CHK_CALL_ARG(a1, 1); CHK_CALL_ARG(a2, 2);} while (0)