Lines Matching defs:e1kRaiseInterrupt

1870 static int e1kRaiseInterrupt(PE1KSTATE pThis, int rcBusy, uint32_t u32IntCause = 0)
1885 E1kLog2(("%s e1kRaiseInterrupt: Delayed. ICR=%08x\n",
1902 E1kLog2(("%s e1kRaiseInterrupt: Already raised, skipped. ICR&IMS=%08x\n",
1910 E1kLog2(("%s e1kRaiseInterrupt: tstamp - pThis->u64AckedAt = %d, ITR * 256 = %d\n",
1916 E1kLog2(("%s e1kRaiseInterrupt: Too early to raise again: %d ns < %d ns.\n",
1934 E1kLog(("%s e1kRaiseInterrupt: Raised. ICR&IMS=%08x\n",
1942 E1kLog2(("%s e1kRaiseInterrupt: Not raising, ICR=%08x, IMS=%08x\n",
1996 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_RXDMT0);
2207 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_RXT0);
2496 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_RXT0);
2533 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_LSC);
2547 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_LSC);
2562 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_LSC);
2942 return e1kRaiseInterrupt(pThis, VINF_IOM_R3_MMIO_WRITE, value & g_aE1kRegMap[ICS_IDX].writable);
3179 return e1kRaiseInterrupt(pThis, VINF_IOM_R3_MMIO_WRITE, ICR_RXT0);
3245 e1kRaiseInterrupt(pThis, ICR_TXDW);
3265 e1kRaiseInterrupt(pThis, ICR_TXDW);
3288 e1kRaiseInterrupt(pThis, ICR_RXT0);
3308 e1kRaiseInterrupt(pThis, ICR_RXT0);
3332 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, 0);
4448 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_TXDW);
5030 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_TXD_LOW);
5098 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_TXD_LOW);
5105 /// @todo: uncomment: e1kRaiseInterrupt(pThis, ICR_TXQE);
5263 e1kRaiseInterrupt(pThis, VERR_SEM_BUSY, ICR_TXD_LOW);
5269 /// @todo: uncomment: e1kRaiseInterrupt(pThis, ICR_TXQE);