Lines Matching defs:reg

1272 	u32 reg;
1277 reg = E1000_READ_REG(hw, E1000_TXDCTL(0));
1278 reg |= (1 << 22);
1279 E1000_WRITE_REG(hw, E1000_TXDCTL(0), reg);
1282 reg = E1000_READ_REG(hw, E1000_TXDCTL(1));
1283 reg |= (1 << 22);
1284 E1000_WRITE_REG(hw, E1000_TXDCTL(1), reg);
1287 reg = E1000_READ_REG(hw, E1000_TARC(0));
1288 reg &= ~(0xF << 27); /* 30:27 */
1292 reg |= (1 << 23) | (1 << 24) | (1 << 25) | (1 << 26);
1296 reg |= (1 << 26);
1301 E1000_WRITE_REG(hw, E1000_TARC(0), reg);
1304 reg = E1000_READ_REG(hw, E1000_TARC(1));
1308 reg &= ~((1 << 29) | (1 << 30));
1309 reg |= (1 << 22) | (1 << 24) | (1 << 25) | (1 << 26);
1311 reg &= ~(1 << 28);
1313 reg |= (1 << 28);
1314 E1000_WRITE_REG(hw, E1000_TARC(1), reg);
1325 reg = E1000_READ_REG(hw, E1000_CTRL);
1326 reg &= ~(1 << 29);
1327 E1000_WRITE_REG(hw, E1000_CTRL, reg);
1338 reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
1339 reg &= ~(1 << 23);
1340 reg |= (1 << 22);
1341 E1000_WRITE_REG(hw, E1000_CTRL_EXT, reg);
1348 reg = E1000_READ_REG(hw, E1000_PBA_ECC);
1349 reg |= E1000_PBA_ECC_CORR_EN;
1350 E1000_WRITE_REG(hw, E1000_PBA_ECC, reg);
1358 reg = E1000_READ_REG(hw, E1000_CTRL_EXT);
1359 reg &= ~E1000_CTRL_EXT_DMA_DYN_CLK_EN;
1360 E1000_WRITE_REG(hw, E1000_CTRL_EXT, reg);
1367 reg = E1000_READ_REG(hw, E1000_RFCTL);
1368 reg |= (E1000_RFCTL_IPV6_EX_DIS | E1000_RFCTL_NEW_IPV6_EXT_DIS);
1369 E1000_WRITE_REG(hw, E1000_RFCTL, reg);
1376 reg = E1000_READ_REG(hw, E1000_GCR);
1377 reg |= (1 << 22);
1378 E1000_WRITE_REG(hw, E1000_GCR, reg);
1386 reg = E1000_READ_REG(hw, E1000_GCR2);
1387 reg |= 1;
1388 E1000_WRITE_REG(hw, E1000_GCR2, reg);