Lines Matching defs:BAR_0

449 #define BAR_0 0 //index for BAR0
4084 LM_BAR_RD32_OFFSET(pdev, BAR_0, reg_offset, &val);
4094 LM_BAR_WR32_OFFSET(_pdev, BAR_0, _reg_offset, _val); \
4102 ddi_get32((_pdev)->vars.reg_handle[BAR_0], \
4103 (uint32_t *)((caddr_t)(_pdev)->vars.mapped_bar_addr[BAR_0] + \
4107 ddi_put32((_pdev)->vars.reg_handle[BAR_0], \
4108 (uint32_t *)((caddr_t)(_pdev)->vars.mapped_bar_addr[BAR_0] + \
4113 ddi_get32((_pdev)->vars.reg_handle[BAR_0], \
4114 (uint32_t *)((caddr_t)(_pdev)->vars.mapped_bar_addr[BAR_0] + \
4118 ddi_put32((_pdev)->vars.reg_handle[BAR_0], \
4119 (uint32_t *)((caddr_t)(_pdev)->vars.mapped_bar_addr[BAR_0] + \
4134 LM_BAR_RD32_OFFSET(pdev, BAR_0, reg_offset, &val);
4145 LM_BAR_RD32_OFFSET(pdev, BAR_0, reg_offset, &val);
4157 LM_BAR_WR32_OFFSET(_pdev, BAR_0, _reg_offset, _val); \
4164 LM_BAR_WR32_OFFSET(_pdev, BAR_0, _reg_offset, _val); \
4175 LM_BAR_RD32_OFFSET(pdev, BAR_0, reg_offset, &val);
4186 LM_BAR_RD32_OFFSET(pdev, BAR_0, reg_offset, &val);
4198 LM_BAR_WR32_OFFSET(_pdev, BAR_0, _reg_offset, _val); \
4204 LM_BAR_WR32_OFFSET(_pdev, BAR_0, _reg_offset, _val); \
4215 LM_BAR_RD32_OFFSET((_pdev),BAR_0,(_pdev)->hw_info._shmem_base_name + _offset,(_ret));
4222 LM_BAR_WR32_OFFSET((_pdev),BAR_0,(_pdev)->hw_info._shmem_base_name + _offset,(_val));
4236 LM_BAR_RD8_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4240 LM_BAR_WR8_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4244 LM_BAR_RD16_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4248 LM_BAR_WR16_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4252 LM_BAR_RD32_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4256 LM_BAR_WR32_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4260 LM_BAR_RD64_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4264 LM_BAR_WR64_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));