Lines Matching defs:bit
123 * The descriptor table should have 32-bit physical address limit due to
125 * TX/RX buffers can be 64-bit.
315 * DMA device attributes. Buffer can be 64-bit.
1009 * DMA allocation for L1 and L1E is bit different since L1E uses RX pages
1652 int bit;
1662 bit = (crc >> 26);
1663 atgep->atge_mchash_ref_cnt[bit]++;
1666 ATGE_DB(("%s: %s() mchash :%llx, bit : %d,"
1667 " atge_mchash_ref_cnt[bit] :%d",
1668 atgep->atge_name, __func__, atgep->atge_mchash, bit,
1669 atgep->atge_mchash_ref_cnt[bit]));
1676 int bit;
1686 bit = (crc >> 26);
1687 atgep->atge_mchash_ref_cnt[bit]--;
1688 if (atgep->atge_mchash_ref_cnt[bit] == 0)
1691 ATGE_DB(("%s: %s() mchash :%llx, bit : %d,"
1692 " atge_mchash_ref_cnt[bit] :%d",
1693 atgep->atge_name, __func__, atgep->atge_mchash, bit,
1694 atgep->atge_mchash_ref_cnt[bit]));
2456 * of MAC_CFG_RXCSUM_ENB bit. Also the controller is known to
2522 int bit;
2528 for (data = *addr++, bit = 0; bit < 8; bit++, data >>= 1) {